RT-AICHIP-sample
|
#include <core_cm3.h>
フィールド | |
__I uint32_t | CPUID |
__IO uint32_t | ICSR |
__IO uint32_t | VTOR |
__IO uint32_t | AIRCR |
__IO uint32_t | SCR |
__IO uint32_t | CCR |
__IO uint8_t | SHP [12] |
__IO uint32_t | SHCSR |
__IO uint32_t | CFSR |
__IO uint32_t | HFSR |
__IO uint32_t | DFSR |
__IO uint32_t | MMFAR |
__IO uint32_t | BFAR |
__IO uint32_t | AFSR |
__I uint32_t | PFR [2] |
__I uint32_t | DFR |
__I uint32_t | ADR |
__I uint32_t | MMFR [4] |
__I uint32_t | ISAR [5] |
core_cm3.h の 155 行目に定義があります。
Offset: 0x4C Auxiliary Feature Register
core_cm3.h の 173 行目に定義があります。
Offset: 0x3C Auxiliary Fault Status Register
core_cm3.h の 170 行目に定義があります。
Offset: 0x0C Application Interrupt / Reset Control Register
core_cm3.h の 160 行目に定義があります。
Offset: 0x38 Bus Fault Address Register
core_cm3.h の 169 行目に定義があります。
Offset: 0x14 Configuration Control Register
core_cm3.h の 162 行目に定義があります。
Offset: 0x28 Configurable Fault Status Register
core_cm3.h の 165 行目に定義があります。
Offset: 0x00 CPU ID Base Register
core_cm3.h の 157 行目に定義があります。
Offset: 0x48 Debug Feature Register
core_cm3.h の 172 行目に定義があります。
Offset: 0x30 Debug Fault Status Register
core_cm3.h の 167 行目に定義があります。
Offset: 0x2C Hard Fault Status Register
core_cm3.h の 166 行目に定義があります。
Offset: 0x04 Interrupt Control State Register
core_cm3.h の 158 行目に定義があります。
Offset: 0x60 ISA Feature Register
core_cm3.h の 175 行目に定義があります。
Offset: 0x34 Mem Manage Address Register
core_cm3.h の 168 行目に定義があります。
Offset: 0x50 Memory Model Feature Register
core_cm3.h の 174 行目に定義があります。
Offset: 0x40 Processor Feature Register
core_cm3.h の 171 行目に定義があります。
Offset: 0x10 System Control Register
core_cm3.h の 161 行目に定義があります。
Offset: 0x24 System Handler Control and State Register
core_cm3.h の 164 行目に定義があります。
Offset: 0x18 System Handlers Priority Registers (4-7, 8-11, 12-15)
core_cm3.h の 163 行目に定義があります。
Offset: 0x08 Vector Table Offset Register
core_cm3.h の 159 行目に定義があります。