RT-AICHIP-sample
|
データ構造 | |
struct | SCB_Type |
マクロ定義 | |
#define | SCB_CPUID_IMPLEMENTER_Pos 24 |
#define | SCB_CPUID_IMPLEMENTER_Msk (0xFFul << SCB_CPUID_IMPLEMENTER_Pos) |
#define | SCB_CPUID_VARIANT_Pos 20 |
#define | SCB_CPUID_VARIANT_Msk (0xFul << SCB_CPUID_VARIANT_Pos) |
#define | SCB_CPUID_PARTNO_Pos 4 |
#define | SCB_CPUID_PARTNO_Msk (0xFFFul << SCB_CPUID_PARTNO_Pos) |
#define | SCB_CPUID_REVISION_Pos 0 |
#define | SCB_CPUID_REVISION_Msk (0xFul << SCB_CPUID_REVISION_Pos) |
#define | SCB_ICSR_NMIPENDSET_Pos 31 |
#define | SCB_ICSR_NMIPENDSET_Msk (1ul << SCB_ICSR_NMIPENDSET_Pos) |
#define | SCB_ICSR_PENDSVSET_Pos 28 |
#define | SCB_ICSR_PENDSVSET_Msk (1ul << SCB_ICSR_PENDSVSET_Pos) |
#define | SCB_ICSR_PENDSVCLR_Pos 27 |
#define | SCB_ICSR_PENDSVCLR_Msk (1ul << SCB_ICSR_PENDSVCLR_Pos) |
#define | SCB_ICSR_PENDSTSET_Pos 26 |
#define | SCB_ICSR_PENDSTSET_Msk (1ul << SCB_ICSR_PENDSTSET_Pos) |
#define | SCB_ICSR_PENDSTCLR_Pos 25 |
#define | SCB_ICSR_PENDSTCLR_Msk (1ul << SCB_ICSR_PENDSTCLR_Pos) |
#define | SCB_ICSR_ISRPREEMPT_Pos 23 |
#define | SCB_ICSR_ISRPREEMPT_Msk (1ul << SCB_ICSR_ISRPREEMPT_Pos) |
#define | SCB_ICSR_ISRPENDING_Pos 22 |
#define | SCB_ICSR_ISRPENDING_Msk (1ul << SCB_ICSR_ISRPENDING_Pos) |
#define | SCB_ICSR_VECTPENDING_Pos 12 |
#define | SCB_ICSR_VECTPENDING_Msk (0x1FFul << SCB_ICSR_VECTPENDING_Pos) |
#define | SCB_ICSR_RETTOBASE_Pos 11 |
#define | SCB_ICSR_RETTOBASE_Msk (1ul << SCB_ICSR_RETTOBASE_Pos) |
#define | SCB_ICSR_VECTACTIVE_Pos 0 |
#define | SCB_ICSR_VECTACTIVE_Msk (0x1FFul << SCB_ICSR_VECTACTIVE_Pos) |
#define | SCB_VTOR_TBLBASE_Pos 29 |
#define | SCB_VTOR_TBLBASE_Msk (0x1FFul << SCB_VTOR_TBLBASE_Pos) |
#define | SCB_VTOR_TBLOFF_Pos 7 |
#define | SCB_VTOR_TBLOFF_Msk (0x3FFFFFul << SCB_VTOR_TBLOFF_Pos) |
#define | SCB_AIRCR_VECTKEY_Pos 16 |
#define | SCB_AIRCR_VECTKEY_Msk (0xFFFFul << SCB_AIRCR_VECTKEY_Pos) |
#define | SCB_AIRCR_VECTKEYSTAT_Pos 16 |
#define | SCB_AIRCR_VECTKEYSTAT_Msk (0xFFFFul << SCB_AIRCR_VECTKEYSTAT_Pos) |
#define | SCB_AIRCR_ENDIANESS_Pos 15 |
#define | SCB_AIRCR_ENDIANESS_Msk (1ul << SCB_AIRCR_ENDIANESS_Pos) |
#define | SCB_AIRCR_PRIGROUP_Pos 8 |
#define | SCB_AIRCR_PRIGROUP_Msk (7ul << SCB_AIRCR_PRIGROUP_Pos) |
#define | SCB_AIRCR_SYSRESETREQ_Pos 2 |
#define | SCB_AIRCR_SYSRESETREQ_Msk (1ul << SCB_AIRCR_SYSRESETREQ_Pos) |
#define | SCB_AIRCR_VECTCLRACTIVE_Pos 1 |
#define | SCB_AIRCR_VECTCLRACTIVE_Msk (1ul << SCB_AIRCR_VECTCLRACTIVE_Pos) |
#define | SCB_AIRCR_VECTRESET_Pos 0 |
#define | SCB_AIRCR_VECTRESET_Msk (1ul << SCB_AIRCR_VECTRESET_Pos) |
#define | SCB_SCR_SEVONPEND_Pos 4 |
#define | SCB_SCR_SEVONPEND_Msk (1ul << SCB_SCR_SEVONPEND_Pos) |
#define | SCB_SCR_SLEEPDEEP_Pos 2 |
#define | SCB_SCR_SLEEPDEEP_Msk (1ul << SCB_SCR_SLEEPDEEP_Pos) |
#define | SCB_SCR_SLEEPONEXIT_Pos 1 |
#define | SCB_SCR_SLEEPONEXIT_Msk (1ul << SCB_SCR_SLEEPONEXIT_Pos) |
#define | SCB_CCR_STKALIGN_Pos 9 |
#define | SCB_CCR_STKALIGN_Msk (1ul << SCB_CCR_STKALIGN_Pos) |
#define | SCB_CCR_BFHFNMIGN_Pos 8 |
#define | SCB_CCR_BFHFNMIGN_Msk (1ul << SCB_CCR_BFHFNMIGN_Pos) |
#define | SCB_CCR_DIV_0_TRP_Pos 4 |
#define | SCB_CCR_DIV_0_TRP_Msk (1ul << SCB_CCR_DIV_0_TRP_Pos) |
#define | SCB_CCR_UNALIGN_TRP_Pos 3 |
#define | SCB_CCR_UNALIGN_TRP_Msk (1ul << SCB_CCR_UNALIGN_TRP_Pos) |
#define | SCB_CCR_USERSETMPEND_Pos 1 |
#define | SCB_CCR_USERSETMPEND_Msk (1ul << SCB_CCR_USERSETMPEND_Pos) |
#define | SCB_CCR_NONBASETHRDENA_Pos 0 |
#define | SCB_CCR_NONBASETHRDENA_Msk (1ul << SCB_CCR_NONBASETHRDENA_Pos) |
#define | SCB_SHCSR_USGFAULTENA_Pos 18 |
#define | SCB_SHCSR_USGFAULTENA_Msk (1ul << SCB_SHCSR_USGFAULTENA_Pos) |
#define | SCB_SHCSR_BUSFAULTENA_Pos 17 |
#define | SCB_SHCSR_BUSFAULTENA_Msk (1ul << SCB_SHCSR_BUSFAULTENA_Pos) |
#define | SCB_SHCSR_MEMFAULTENA_Pos 16 |
#define | SCB_SHCSR_MEMFAULTENA_Msk (1ul << SCB_SHCSR_MEMFAULTENA_Pos) |
#define | SCB_SHCSR_SVCALLPENDED_Pos 15 |
#define | SCB_SHCSR_SVCALLPENDED_Msk (1ul << SCB_SHCSR_SVCALLPENDED_Pos) |
#define | SCB_SHCSR_BUSFAULTPENDED_Pos 14 |
#define | SCB_SHCSR_BUSFAULTPENDED_Msk (1ul << SCB_SHCSR_BUSFAULTPENDED_Pos) |
#define | SCB_SHCSR_MEMFAULTPENDED_Pos 13 |
#define | SCB_SHCSR_MEMFAULTPENDED_Msk (1ul << SCB_SHCSR_MEMFAULTPENDED_Pos) |
#define | SCB_SHCSR_USGFAULTPENDED_Pos 12 |
#define | SCB_SHCSR_USGFAULTPENDED_Msk (1ul << SCB_SHCSR_USGFAULTPENDED_Pos) |
#define | SCB_SHCSR_SYSTICKACT_Pos 11 |
#define | SCB_SHCSR_SYSTICKACT_Msk (1ul << SCB_SHCSR_SYSTICKACT_Pos) |
#define | SCB_SHCSR_PENDSVACT_Pos 10 |
#define | SCB_SHCSR_PENDSVACT_Msk (1ul << SCB_SHCSR_PENDSVACT_Pos) |
#define | SCB_SHCSR_MONITORACT_Pos 8 |
#define | SCB_SHCSR_MONITORACT_Msk (1ul << SCB_SHCSR_MONITORACT_Pos) |
#define | SCB_SHCSR_SVCALLACT_Pos 7 |
#define | SCB_SHCSR_SVCALLACT_Msk (1ul << SCB_SHCSR_SVCALLACT_Pos) |
#define | SCB_SHCSR_USGFAULTACT_Pos 3 |
#define | SCB_SHCSR_USGFAULTACT_Msk (1ul << SCB_SHCSR_USGFAULTACT_Pos) |
#define | SCB_SHCSR_BUSFAULTACT_Pos 1 |
#define | SCB_SHCSR_BUSFAULTACT_Msk (1ul << SCB_SHCSR_BUSFAULTACT_Pos) |
#define | SCB_SHCSR_MEMFAULTACT_Pos 0 |
#define | SCB_SHCSR_MEMFAULTACT_Msk (1ul << SCB_SHCSR_MEMFAULTACT_Pos) |
#define | SCB_CFSR_USGFAULTSR_Pos 16 |
#define | SCB_CFSR_USGFAULTSR_Msk (0xFFFFul << SCB_CFSR_USGFAULTSR_Pos) |
#define | SCB_CFSR_BUSFAULTSR_Pos 8 |
#define | SCB_CFSR_BUSFAULTSR_Msk (0xFFul << SCB_CFSR_BUSFAULTSR_Pos) |
#define | SCB_CFSR_MEMFAULTSR_Pos 0 |
#define | SCB_CFSR_MEMFAULTSR_Msk (0xFFul << SCB_CFSR_MEMFAULTSR_Pos) |
#define | SCB_HFSR_DEBUGEVT_Pos 31 |
#define | SCB_HFSR_DEBUGEVT_Msk (1ul << SCB_HFSR_DEBUGEVT_Pos) |
#define | SCB_HFSR_FORCED_Pos 30 |
#define | SCB_HFSR_FORCED_Msk (1ul << SCB_HFSR_FORCED_Pos) |
#define | SCB_HFSR_VECTTBL_Pos 1 |
#define | SCB_HFSR_VECTTBL_Msk (1ul << SCB_HFSR_VECTTBL_Pos) |
#define | SCB_DFSR_EXTERNAL_Pos 4 |
#define | SCB_DFSR_EXTERNAL_Msk (1ul << SCB_DFSR_EXTERNAL_Pos) |
#define | SCB_DFSR_VCATCH_Pos 3 |
#define | SCB_DFSR_VCATCH_Msk (1ul << SCB_DFSR_VCATCH_Pos) |
#define | SCB_DFSR_DWTTRAP_Pos 2 |
#define | SCB_DFSR_DWTTRAP_Msk (1ul << SCB_DFSR_DWTTRAP_Pos) |
#define | SCB_DFSR_BKPT_Pos 1 |
#define | SCB_DFSR_BKPT_Msk (1ul << SCB_DFSR_BKPT_Pos) |
#define | SCB_DFSR_HALTED_Pos 0 |
#define | SCB_DFSR_HALTED_Msk (1ul << SCB_DFSR_HALTED_Pos) |
memory mapped structure for System Control Block (SCB)
#define SCB_AIRCR_ENDIANESS_Msk (1ul << SCB_AIRCR_ENDIANESS_Pos) |
SCB AIRCR: ENDIANESS Mask
core_cm3.h の 237 行目に定義があります。
#define SCB_AIRCR_ENDIANESS_Pos 15 |
SCB AIRCR: ENDIANESS Position
core_cm3.h の 236 行目に定義があります。
#define SCB_AIRCR_PRIGROUP_Msk (7ul << SCB_AIRCR_PRIGROUP_Pos) |
SCB AIRCR: PRIGROUP Mask
core_cm3.h の 240 行目に定義があります。
#define SCB_AIRCR_PRIGROUP_Pos 8 |
SCB AIRCR: PRIGROUP Position
core_cm3.h の 239 行目に定義があります。
#define SCB_AIRCR_SYSRESETREQ_Msk (1ul << SCB_AIRCR_SYSRESETREQ_Pos) |
SCB AIRCR: SYSRESETREQ Mask
core_cm3.h の 243 行目に定義があります。
#define SCB_AIRCR_SYSRESETREQ_Pos 2 |
SCB AIRCR: SYSRESETREQ Position
core_cm3.h の 242 行目に定義があります。
#define SCB_AIRCR_VECTCLRACTIVE_Msk (1ul << SCB_AIRCR_VECTCLRACTIVE_Pos) |
SCB AIRCR: VECTCLRACTIVE Mask
core_cm3.h の 246 行目に定義があります。
#define SCB_AIRCR_VECTCLRACTIVE_Pos 1 |
SCB AIRCR: VECTCLRACTIVE Position
core_cm3.h の 245 行目に定義があります。
#define SCB_AIRCR_VECTKEY_Msk (0xFFFFul << SCB_AIRCR_VECTKEY_Pos) |
SCB AIRCR: VECTKEY Mask
core_cm3.h の 231 行目に定義があります。
#define SCB_AIRCR_VECTKEY_Pos 16 |
SCB AIRCR: VECTKEY Position
core_cm3.h の 230 行目に定義があります。
#define SCB_AIRCR_VECTKEYSTAT_Msk (0xFFFFul << SCB_AIRCR_VECTKEYSTAT_Pos) |
SCB AIRCR: VECTKEYSTAT Mask
core_cm3.h の 234 行目に定義があります。
#define SCB_AIRCR_VECTKEYSTAT_Pos 16 |
SCB AIRCR: VECTKEYSTAT Position
core_cm3.h の 233 行目に定義があります。
#define SCB_AIRCR_VECTRESET_Msk (1ul << SCB_AIRCR_VECTRESET_Pos) |
SCB AIRCR: VECTRESET Mask
core_cm3.h の 249 行目に定義があります。
#define SCB_AIRCR_VECTRESET_Pos 0 |
SCB AIRCR: VECTRESET Position
core_cm3.h の 248 行目に定義があります。
#define SCB_CCR_BFHFNMIGN_Msk (1ul << SCB_CCR_BFHFNMIGN_Pos) |
SCB CCR: BFHFNMIGN Mask
core_cm3.h の 266 行目に定義があります。
#define SCB_CCR_BFHFNMIGN_Pos 8 |
SCB CCR: BFHFNMIGN Position
core_cm3.h の 265 行目に定義があります。
#define SCB_CCR_DIV_0_TRP_Msk (1ul << SCB_CCR_DIV_0_TRP_Pos) |
SCB CCR: DIV_0_TRP Mask
core_cm3.h の 269 行目に定義があります。
#define SCB_CCR_DIV_0_TRP_Pos 4 |
SCB CCR: DIV_0_TRP Position
core_cm3.h の 268 行目に定義があります。
#define SCB_CCR_NONBASETHRDENA_Msk (1ul << SCB_CCR_NONBASETHRDENA_Pos) |
SCB CCR: NONBASETHRDENA Mask
core_cm3.h の 278 行目に定義があります。
#define SCB_CCR_NONBASETHRDENA_Pos 0 |
SCB CCR: NONBASETHRDENA Position
core_cm3.h の 277 行目に定義があります。
#define SCB_CCR_STKALIGN_Msk (1ul << SCB_CCR_STKALIGN_Pos) |
SCB CCR: STKALIGN Mask
core_cm3.h の 263 行目に定義があります。
#define SCB_CCR_STKALIGN_Pos 9 |
SCB CCR: STKALIGN Position
core_cm3.h の 262 行目に定義があります。
#define SCB_CCR_UNALIGN_TRP_Msk (1ul << SCB_CCR_UNALIGN_TRP_Pos) |
SCB CCR: UNALIGN_TRP Mask
core_cm3.h の 272 行目に定義があります。
#define SCB_CCR_UNALIGN_TRP_Pos 3 |
SCB CCR: UNALIGN_TRP Position
core_cm3.h の 271 行目に定義があります。
#define SCB_CCR_USERSETMPEND_Msk (1ul << SCB_CCR_USERSETMPEND_Pos) |
SCB CCR: USERSETMPEND Mask
core_cm3.h の 275 行目に定義があります。
#define SCB_CCR_USERSETMPEND_Pos 1 |
SCB CCR: USERSETMPEND Position
core_cm3.h の 274 行目に定義があります。
#define SCB_CFSR_BUSFAULTSR_Msk (0xFFul << SCB_CFSR_BUSFAULTSR_Pos) |
SCB CFSR: Bus Fault Status Register Mask
core_cm3.h の 328 行目に定義があります。
#define SCB_CFSR_BUSFAULTSR_Pos 8 |
SCB CFSR: Bus Fault Status Register Position
core_cm3.h の 327 行目に定義があります。
#define SCB_CFSR_MEMFAULTSR_Msk (0xFFul << SCB_CFSR_MEMFAULTSR_Pos) |
SCB CFSR: Memory Manage Fault Status Register Mask
core_cm3.h の 331 行目に定義があります。
#define SCB_CFSR_MEMFAULTSR_Pos 0 |
SCB CFSR: Memory Manage Fault Status Register Position
core_cm3.h の 330 行目に定義があります。
#define SCB_CFSR_USGFAULTSR_Msk (0xFFFFul << SCB_CFSR_USGFAULTSR_Pos) |
SCB CFSR: Usage Fault Status Register Mask
core_cm3.h の 325 行目に定義があります。
#define SCB_CFSR_USGFAULTSR_Pos 16 |
SCB CFSR: Usage Fault Status Register Position
core_cm3.h の 324 行目に定義があります。
#define SCB_CPUID_IMPLEMENTER_Msk (0xFFul << SCB_CPUID_IMPLEMENTER_Pos) |
SCB CPUID: IMPLEMENTER Mask
core_cm3.h の 180 行目に定義があります。
#define SCB_CPUID_IMPLEMENTER_Pos 24 |
SCB CPUID: IMPLEMENTER Position
core_cm3.h の 179 行目に定義があります。
#define SCB_CPUID_PARTNO_Msk (0xFFFul << SCB_CPUID_PARTNO_Pos) |
SCB CPUID: PARTNO Mask
core_cm3.h の 186 行目に定義があります。
#define SCB_CPUID_PARTNO_Pos 4 |
SCB CPUID: PARTNO Position
core_cm3.h の 185 行目に定義があります。
#define SCB_CPUID_REVISION_Msk (0xFul << SCB_CPUID_REVISION_Pos) |
SCB CPUID: REVISION Mask
core_cm3.h の 189 行目に定義があります。
#define SCB_CPUID_REVISION_Pos 0 |
SCB CPUID: REVISION Position
core_cm3.h の 188 行目に定義があります。
#define SCB_CPUID_VARIANT_Msk (0xFul << SCB_CPUID_VARIANT_Pos) |
SCB CPUID: VARIANT Mask
core_cm3.h の 183 行目に定義があります。
#define SCB_CPUID_VARIANT_Pos 20 |
SCB CPUID: VARIANT Position
core_cm3.h の 182 行目に定義があります。
#define SCB_DFSR_BKPT_Msk (1ul << SCB_DFSR_BKPT_Pos) |
SCB DFSR: BKPT Mask
core_cm3.h の 354 行目に定義があります。
#define SCB_DFSR_BKPT_Pos 1 |
SCB DFSR: BKPT Position
core_cm3.h の 353 行目に定義があります。
#define SCB_DFSR_DWTTRAP_Msk (1ul << SCB_DFSR_DWTTRAP_Pos) |
SCB DFSR: DWTTRAP Mask
core_cm3.h の 351 行目に定義があります。
#define SCB_DFSR_DWTTRAP_Pos 2 |
SCB DFSR: DWTTRAP Position
core_cm3.h の 350 行目に定義があります。
#define SCB_DFSR_EXTERNAL_Msk (1ul << SCB_DFSR_EXTERNAL_Pos) |
SCB DFSR: EXTERNAL Mask
core_cm3.h の 345 行目に定義があります。
#define SCB_DFSR_EXTERNAL_Pos 4 |
SCB DFSR: EXTERNAL Position
core_cm3.h の 344 行目に定義があります。
#define SCB_DFSR_HALTED_Msk (1ul << SCB_DFSR_HALTED_Pos) |
SCB DFSR: HALTED Mask
core_cm3.h の 357 行目に定義があります。
#define SCB_DFSR_HALTED_Pos 0 |
SCB DFSR: HALTED Position
core_cm3.h の 356 行目に定義があります。
#define SCB_DFSR_VCATCH_Msk (1ul << SCB_DFSR_VCATCH_Pos) |
SCB DFSR: VCATCH Mask
core_cm3.h の 348 行目に定義があります。
#define SCB_DFSR_VCATCH_Pos 3 |
SCB DFSR: VCATCH Position
core_cm3.h の 347 行目に定義があります。
#define SCB_HFSR_DEBUGEVT_Msk (1ul << SCB_HFSR_DEBUGEVT_Pos) |
SCB HFSR: DEBUGEVT Mask
core_cm3.h の 335 行目に定義があります。
#define SCB_HFSR_DEBUGEVT_Pos 31 |
SCB HFSR: DEBUGEVT Position
core_cm3.h の 334 行目に定義があります。
#define SCB_HFSR_FORCED_Msk (1ul << SCB_HFSR_FORCED_Pos) |
SCB HFSR: FORCED Mask
core_cm3.h の 338 行目に定義があります。
#define SCB_HFSR_FORCED_Pos 30 |
SCB HFSR: FORCED Position
core_cm3.h の 337 行目に定義があります。
#define SCB_HFSR_VECTTBL_Msk (1ul << SCB_HFSR_VECTTBL_Pos) |
SCB HFSR: VECTTBL Mask
core_cm3.h の 341 行目に定義があります。
#define SCB_HFSR_VECTTBL_Pos 1 |
SCB HFSR: VECTTBL Position
core_cm3.h の 340 行目に定義があります。
#define SCB_ICSR_ISRPENDING_Msk (1ul << SCB_ICSR_ISRPENDING_Pos) |
SCB ICSR: ISRPENDING Mask
core_cm3.h の 211 行目に定義があります。
#define SCB_ICSR_ISRPENDING_Pos 22 |
SCB ICSR: ISRPENDING Position
core_cm3.h の 210 行目に定義があります。
#define SCB_ICSR_ISRPREEMPT_Msk (1ul << SCB_ICSR_ISRPREEMPT_Pos) |
SCB ICSR: ISRPREEMPT Mask
core_cm3.h の 208 行目に定義があります。
#define SCB_ICSR_ISRPREEMPT_Pos 23 |
SCB ICSR: ISRPREEMPT Position
core_cm3.h の 207 行目に定義があります。
#define SCB_ICSR_NMIPENDSET_Msk (1ul << SCB_ICSR_NMIPENDSET_Pos) |
SCB ICSR: NMIPENDSET Mask
core_cm3.h の 193 行目に定義があります。
#define SCB_ICSR_NMIPENDSET_Pos 31 |
SCB ICSR: NMIPENDSET Position
core_cm3.h の 192 行目に定義があります。
#define SCB_ICSR_PENDSTCLR_Msk (1ul << SCB_ICSR_PENDSTCLR_Pos) |
SCB ICSR: PENDSTCLR Mask
core_cm3.h の 205 行目に定義があります。
#define SCB_ICSR_PENDSTCLR_Pos 25 |
SCB ICSR: PENDSTCLR Position
core_cm3.h の 204 行目に定義があります。
#define SCB_ICSR_PENDSTSET_Msk (1ul << SCB_ICSR_PENDSTSET_Pos) |
SCB ICSR: PENDSTSET Mask
core_cm3.h の 202 行目に定義があります。
#define SCB_ICSR_PENDSTSET_Pos 26 |
SCB ICSR: PENDSTSET Position
core_cm3.h の 201 行目に定義があります。
#define SCB_ICSR_PENDSVCLR_Msk (1ul << SCB_ICSR_PENDSVCLR_Pos) |
SCB ICSR: PENDSVCLR Mask
core_cm3.h の 199 行目に定義があります。
#define SCB_ICSR_PENDSVCLR_Pos 27 |
SCB ICSR: PENDSVCLR Position
core_cm3.h の 198 行目に定義があります。
#define SCB_ICSR_PENDSVSET_Msk (1ul << SCB_ICSR_PENDSVSET_Pos) |
SCB ICSR: PENDSVSET Mask
core_cm3.h の 196 行目に定義があります。
#define SCB_ICSR_PENDSVSET_Pos 28 |
SCB ICSR: PENDSVSET Position
core_cm3.h の 195 行目に定義があります。
#define SCB_ICSR_RETTOBASE_Msk (1ul << SCB_ICSR_RETTOBASE_Pos) |
SCB ICSR: RETTOBASE Mask
core_cm3.h の 217 行目に定義があります。
#define SCB_ICSR_RETTOBASE_Pos 11 |
SCB ICSR: RETTOBASE Position
core_cm3.h の 216 行目に定義があります。
#define SCB_ICSR_VECTACTIVE_Msk (0x1FFul << SCB_ICSR_VECTACTIVE_Pos) |
SCB ICSR: VECTACTIVE Mask
core_cm3.h の 220 行目に定義があります。
#define SCB_ICSR_VECTACTIVE_Pos 0 |
SCB ICSR: VECTACTIVE Position
core_cm3.h の 219 行目に定義があります。
#define SCB_ICSR_VECTPENDING_Msk (0x1FFul << SCB_ICSR_VECTPENDING_Pos) |
SCB ICSR: VECTPENDING Mask
core_cm3.h の 214 行目に定義があります。
#define SCB_ICSR_VECTPENDING_Pos 12 |
SCB ICSR: VECTPENDING Position
core_cm3.h の 213 行目に定義があります。
#define SCB_SCR_SEVONPEND_Msk (1ul << SCB_SCR_SEVONPEND_Pos) |
SCB SCR: SEVONPEND Mask
core_cm3.h の 253 行目に定義があります。
#define SCB_SCR_SEVONPEND_Pos 4 |
SCB SCR: SEVONPEND Position
core_cm3.h の 252 行目に定義があります。
#define SCB_SCR_SLEEPDEEP_Msk (1ul << SCB_SCR_SLEEPDEEP_Pos) |
SCB SCR: SLEEPDEEP Mask
core_cm3.h の 256 行目に定義があります。
#define SCB_SCR_SLEEPDEEP_Pos 2 |
SCB SCR: SLEEPDEEP Position
core_cm3.h の 255 行目に定義があります。
#define SCB_SCR_SLEEPONEXIT_Msk (1ul << SCB_SCR_SLEEPONEXIT_Pos) |
SCB SCR: SLEEPONEXIT Mask
core_cm3.h の 259 行目に定義があります。
#define SCB_SCR_SLEEPONEXIT_Pos 1 |
SCB SCR: SLEEPONEXIT Position
core_cm3.h の 258 行目に定義があります。
#define SCB_SHCSR_BUSFAULTACT_Msk (1ul << SCB_SHCSR_BUSFAULTACT_Pos) |
SCB SHCSR: BUSFAULTACT Mask
core_cm3.h の 318 行目に定義があります。
#define SCB_SHCSR_BUSFAULTACT_Pos 1 |
SCB SHCSR: BUSFAULTACT Position
core_cm3.h の 317 行目に定義があります。
#define SCB_SHCSR_BUSFAULTENA_Msk (1ul << SCB_SHCSR_BUSFAULTENA_Pos) |
SCB SHCSR: BUSFAULTENA Mask
core_cm3.h の 285 行目に定義があります。
#define SCB_SHCSR_BUSFAULTENA_Pos 17 |
SCB SHCSR: BUSFAULTENA Position
core_cm3.h の 284 行目に定義があります。
#define SCB_SHCSR_BUSFAULTPENDED_Msk (1ul << SCB_SHCSR_BUSFAULTPENDED_Pos) |
SCB SHCSR: BUSFAULTPENDED Mask
core_cm3.h の 294 行目に定義があります。
#define SCB_SHCSR_BUSFAULTPENDED_Pos 14 |
SCB SHCSR: BUSFAULTPENDED Position
core_cm3.h の 293 行目に定義があります。
#define SCB_SHCSR_MEMFAULTACT_Msk (1ul << SCB_SHCSR_MEMFAULTACT_Pos) |
SCB SHCSR: MEMFAULTACT Mask
core_cm3.h の 321 行目に定義があります。
#define SCB_SHCSR_MEMFAULTACT_Pos 0 |
SCB SHCSR: MEMFAULTACT Position
core_cm3.h の 320 行目に定義があります。
#define SCB_SHCSR_MEMFAULTENA_Msk (1ul << SCB_SHCSR_MEMFAULTENA_Pos) |
SCB SHCSR: MEMFAULTENA Mask
core_cm3.h の 288 行目に定義があります。
#define SCB_SHCSR_MEMFAULTENA_Pos 16 |
SCB SHCSR: MEMFAULTENA Position
core_cm3.h の 287 行目に定義があります。
#define SCB_SHCSR_MEMFAULTPENDED_Msk (1ul << SCB_SHCSR_MEMFAULTPENDED_Pos) |
SCB SHCSR: MEMFAULTPENDED Mask
core_cm3.h の 297 行目に定義があります。
#define SCB_SHCSR_MEMFAULTPENDED_Pos 13 |
SCB SHCSR: MEMFAULTPENDED Position
core_cm3.h の 296 行目に定義があります。
#define SCB_SHCSR_MONITORACT_Msk (1ul << SCB_SHCSR_MONITORACT_Pos) |
SCB SHCSR: MONITORACT Mask
core_cm3.h の 309 行目に定義があります。
#define SCB_SHCSR_MONITORACT_Pos 8 |
SCB SHCSR: MONITORACT Position
core_cm3.h の 308 行目に定義があります。
#define SCB_SHCSR_PENDSVACT_Msk (1ul << SCB_SHCSR_PENDSVACT_Pos) |
SCB SHCSR: PENDSVACT Mask
core_cm3.h の 306 行目に定義があります。
#define SCB_SHCSR_PENDSVACT_Pos 10 |
SCB SHCSR: PENDSVACT Position
core_cm3.h の 305 行目に定義があります。
#define SCB_SHCSR_SVCALLACT_Msk (1ul << SCB_SHCSR_SVCALLACT_Pos) |
SCB SHCSR: SVCALLACT Mask
core_cm3.h の 312 行目に定義があります。
#define SCB_SHCSR_SVCALLACT_Pos 7 |
SCB SHCSR: SVCALLACT Position
core_cm3.h の 311 行目に定義があります。
#define SCB_SHCSR_SVCALLPENDED_Msk (1ul << SCB_SHCSR_SVCALLPENDED_Pos) |
SCB SHCSR: SVCALLPENDED Mask
core_cm3.h の 291 行目に定義があります。
#define SCB_SHCSR_SVCALLPENDED_Pos 15 |
SCB SHCSR: SVCALLPENDED Position
core_cm3.h の 290 行目に定義があります。
#define SCB_SHCSR_SYSTICKACT_Msk (1ul << SCB_SHCSR_SYSTICKACT_Pos) |
SCB SHCSR: SYSTICKACT Mask
core_cm3.h の 303 行目に定義があります。
#define SCB_SHCSR_SYSTICKACT_Pos 11 |
SCB SHCSR: SYSTICKACT Position
core_cm3.h の 302 行目に定義があります。
#define SCB_SHCSR_USGFAULTACT_Msk (1ul << SCB_SHCSR_USGFAULTACT_Pos) |
SCB SHCSR: USGFAULTACT Mask
core_cm3.h の 315 行目に定義があります。
#define SCB_SHCSR_USGFAULTACT_Pos 3 |
SCB SHCSR: USGFAULTACT Position
core_cm3.h の 314 行目に定義があります。
#define SCB_SHCSR_USGFAULTENA_Msk (1ul << SCB_SHCSR_USGFAULTENA_Pos) |
SCB SHCSR: USGFAULTENA Mask
core_cm3.h の 282 行目に定義があります。
#define SCB_SHCSR_USGFAULTENA_Pos 18 |
SCB SHCSR: USGFAULTENA Position
core_cm3.h の 281 行目に定義があります。
#define SCB_SHCSR_USGFAULTPENDED_Msk (1ul << SCB_SHCSR_USGFAULTPENDED_Pos) |
SCB SHCSR: USGFAULTPENDED Mask
core_cm3.h の 300 行目に定義があります。
#define SCB_SHCSR_USGFAULTPENDED_Pos 12 |
SCB SHCSR: USGFAULTPENDED Position
core_cm3.h の 299 行目に定義があります。
#define SCB_VTOR_TBLBASE_Msk (0x1FFul << SCB_VTOR_TBLBASE_Pos) |
SCB VTOR: TBLBASE Mask
core_cm3.h の 224 行目に定義があります。
#define SCB_VTOR_TBLBASE_Pos 29 |
SCB VTOR: TBLBASE Position
core_cm3.h の 223 行目に定義があります。
#define SCB_VTOR_TBLOFF_Msk (0x3FFFFFul << SCB_VTOR_TBLOFF_Pos) |
SCB VTOR: TBLOFF Mask
core_cm3.h の 227 行目に定義があります。
#define SCB_VTOR_TBLOFF_Pos 7 |
SCB VTOR: TBLOFF Position
core_cm3.h の 226 行目に定義があります。