RT-AICHIP-sample

#include <core_cm3.h>

フィールド

__IO uint32_t ISER [8]
 
uint32_t RESERVED0 [24]
 
__IO uint32_t ICER [8]
 
uint32_t RSERVED1 [24]
 
__IO uint32_t ISPR [8]
 
uint32_t RESERVED2 [24]
 
__IO uint32_t ICPR [8]
 
uint32_t RESERVED3 [24]
 
__IO uint32_t IABR [8]
 
uint32_t RESERVED4 [56]
 
__IO uint8_t IP [240]
 
uint32_t RESERVED5 [644]
 
__O uint32_t STIR
 

詳解

core_cm3.h132 行目に定義があります。

フィールド詳解

__IO uint32_t IABR[8]

Offset: 0x200 Interrupt Active bit Register

core_cm3.h142 行目に定義があります。

__IO uint32_t ICER[8]

Offset: 0x080 Interrupt Clear Enable Register

core_cm3.h136 行目に定義があります。

__IO uint32_t ICPR[8]

Offset: 0x180 Interrupt Clear Pending Register

core_cm3.h140 行目に定義があります。

__IO uint8_t IP[240]

Offset: 0x300 Interrupt Priority Register (8Bit wide)

core_cm3.h144 行目に定義があります。

__IO uint32_t ISER[8]

Offset: 0x000 Interrupt Set Enable Register

core_cm3.h134 行目に定義があります。

__IO uint32_t ISPR[8]

Offset: 0x100 Interrupt Set Pending Register

core_cm3.h138 行目に定義があります。

uint32_t RESERVED0[24]

core_cm3.h135 行目に定義があります。

uint32_t RESERVED2[24]

core_cm3.h139 行目に定義があります。

uint32_t RESERVED3[24]

core_cm3.h141 行目に定義があります。

uint32_t RESERVED4[56]

core_cm3.h143 行目に定義があります。

uint32_t RESERVED5[644]

core_cm3.h145 行目に定義があります。

uint32_t RSERVED1[24]

core_cm3.h137 行目に定義があります。

__O uint32_t STIR

Offset: 0xE00 Software Trigger Interrupt Register

core_cm3.h146 行目に定義があります。


この構造体詳解は次のファイルから抽出されました: