RT-AICHIP-sample
|
#include <core_cm3.h>
フィールド | |
__IO uint32_t | ISER [8] |
uint32_t | RESERVED0 [24] |
__IO uint32_t | ICER [8] |
uint32_t | RSERVED1 [24] |
__IO uint32_t | ISPR [8] |
uint32_t | RESERVED2 [24] |
__IO uint32_t | ICPR [8] |
uint32_t | RESERVED3 [24] |
__IO uint32_t | IABR [8] |
uint32_t | RESERVED4 [56] |
__IO uint8_t | IP [240] |
uint32_t | RESERVED5 [644] |
__O uint32_t | STIR |
core_cm3.h の 132 行目に定義があります。
Offset: 0x200 Interrupt Active bit Register
core_cm3.h の 142 行目に定義があります。
Offset: 0x080 Interrupt Clear Enable Register
core_cm3.h の 136 行目に定義があります。
Offset: 0x180 Interrupt Clear Pending Register
core_cm3.h の 140 行目に定義があります。
Offset: 0x300 Interrupt Priority Register (8Bit wide)
core_cm3.h の 144 行目に定義があります。
Offset: 0x000 Interrupt Set Enable Register
core_cm3.h の 134 行目に定義があります。
Offset: 0x100 Interrupt Set Pending Register
core_cm3.h の 138 行目に定義があります。
uint32_t RESERVED0[24] |
core_cm3.h の 135 行目に定義があります。
uint32_t RESERVED2[24] |
core_cm3.h の 139 行目に定義があります。
uint32_t RESERVED3[24] |
core_cm3.h の 141 行目に定義があります。
uint32_t RESERVED4[56] |
core_cm3.h の 143 行目に定義があります。
uint32_t RESERVED5[644] |
core_cm3.h の 145 行目に定義があります。
uint32_t RSERVED1[24] |
core_cm3.h の 137 行目に定義があります。
Offset: 0xE00 Software Trigger Interrupt Register
core_cm3.h の 146 行目に定義があります。